爱玩科技网
您的当前位置:首页数字逻辑电路试题

数字逻辑电路试题

来源:爱玩科技网
„„○„„„„ 座位号:

2013-2014学年第一学期期末考试试卷 《数字逻辑电路》(A)卷 课程代码: A. 4 C. 6

B. 3 D. 5

【 】

B. 数据分配器 7. 下列电路中属于时序逻辑电路的是

计算机科学与技术12级 32801105 适用班级: A. 加法器

„„线„„„„○„„„„订 „„„„○„„„„装„„„○„„„„○„„ 命题教师: 朱燕 任课教师: 陈颖 陈颉 朱燕 教研室主任审核 (签名): 教学主任(签名): :题 号 一 二 三 四 五 总分 评卷人 名姓分 值 20 20 10 20 30 100 得 分 一、选择题 得 分 (每小题2分,共20分) :号 学 1. 十进制数753的5421BCD码为 【 】 A. 1010 0111 0110 B. 0011 1000 0110 C. 1010 1000 0011 D. 0111 1000 0110 2. 函数FACBCABC与其相等的表达式是 【 】 A.AC B.BC C. 1 D. 0 3. 二输入端的与门一个输入端接高电平,另一个输入信号时,则输出与输入信号的 :关系是 【 】 级A. 同相 B. 反相 班业 C. 高电平 D. 低电平 专 4. 四个输入的译码器,其输出端最多为 【 】 A. 4个 B. 8个 C. 10个 D. 16个 5.对于JK型触发器下列说法正确的是 【 】 A. 当J0,K1时Qn11 B. 当J1,K1时Qn10 :系 C. 当J0,K0时Qn10 D. 当J1,K1时具有计数的功能 院6. 用触发器组成10进制计数器,触发器最少级数是 【 】 第1页,共8页

C. 计数器

D. 译码器

8. 下列关于门电路的使用,描述不正确的是 【 】

A. TTL与非门闲置输入端可以直接接电源

B. 具有推拉输出结构的TTL门电路的输出端可以直接并联使用

C. CMOS或门闲置输入端应接地 D. CMOS门电路的闲置输入端不允许悬空

9. 为了降低555定时器组成多谐振荡器的振荡频率,外接R、C值应为 【 】 A. 同时增大R、C值

B. 同时减小R、C值

C. 同比增大R值减小C值 D. 同比增大C值减小R值 10. 若停电数分钟后恢复供电,下列选项中信息能够保持不变的是 【 】

A. ROM B. 动态RAM C. MUX

D. 静态RAM

得 分 二、填空题

(每小题2分,共20分)

1. 8位D/A转换器的理论分辨率是

_____________________。

2. 个输入端的编码器按二进制数编码时,输出端的个数是__________________。 3. 变量数相同时,下标编号相同的最大项Mi和最小项mi的关系是_____________。 4. 图2.1所示集成计数器的模M=_____________________。

QQQQCPABCD CP1CP74LS290&

S29(1)S9(2)R0(1)R0(2)

图2.1 (题2.4图)

5. 共阳极接法数码显示器需要配用输出 电平有效的译码器。

第2页,共8页

6. 对于T触发器,当T=______时,触发器处于保持状态。 7. 逻辑函数FABBC的反函数F为_____________________。 8. 5个变量的逻辑函数全部最大项有_____________________个。 9. 二进制数101110.01102转换成十进制数是___________________。

10. 同步RS触发器的特性方程中,约束条件为RS=0,说明这两个输入信号不能同时为_____________________。 得 分 三、判断题(正确的在题号后括号内填写“T”,错误的填写“F”)

2. 画出实现逻辑函数YABCABC的门电路图;

(每小题1分,共10分)

时序逻辑电路中可以没有门电路,但是必须要有触发器。 ( 2. 对于二进制正数,反码和补码相同。 ( 3. 半加器只能用于对两个1位二进制数相加。 ( 4. 多谐振荡器需要输入触发信号才可以输出矩形脉冲。 ( 5. 逻辑函数的取值与逻辑变量的取值不同,可以有0、1、2等多种可能。 ( 6. 分析组合逻辑电路的目的是要得到逻辑电路的真值表。 ( 7. 数字逻辑电路的晶体管和模拟电路的晶体管工作状态相同。 ( 8. 同步时序逻辑电路有稳定状态,异步时序逻辑电路没有稳定状态。 ( 9. 两个或多个OC门的输出端可以直接相连,实现线与。 ( 10. 可编程阵列逻辑PAL的与阵列可编程,或阵列不可编程。 ( 得 分 四、综合题

(每小题5分,共20分)

1. 写出图4.1所示电路表示的逻辑函数关系式;

A&=1CEN1FB&EN

图4.1(题4.1)

F= _____________________

第3页,共8页

3. 由D触发器和与非门组成的电路如图4.2所示,试画出Q端的波形,设电路初态为0;

12345) CP) CPC1) A&A1DQ) Q

) 图4.2(题4.2)

4. 用卡诺图法将逻辑函数YA,B,C,Dm(0,2,5,7,8,10,12,14,15)化成最简

“与或”表达式。

第4页,共8页

题答许不内线订装

1.

„„„„○„„„„ 座位号:

得 分 五、分析设计题

(每小题15分,共30分)

1. 设计一个数值范围判别电路,设电路输入A、B、C、D为表示1位十进制数X的8421BCD码,当4X8时,输出Y=1,否则输出Y=0。试回答以下问题: 1.1 根据电路描述列写真值表;(2分)根据真值表写出逻辑函数表达式,并化简 线„„„„○„„„„订 „„„„○„„„„装„„„○„„„„○„„ 成最简与或表达式;(3分) :名姓mi A B C D Y

0 1 2 3 :4 号5 学 6 7 8 9

10 11 12 :13 级 班14 业15 专

1.2 用3-8线译码器和少量逻辑门实现1.1题目中得到的最简与或表达式;(需要 简单的过程)(5分) : 系院

第5页,共8页

Y0Y1Y2Y3Y4Y5Y6Y774LS138A0A1A2 G1 G2A G2B1

图5.1 (题5.1.2图)

1.3 用8选一的数据选择器来实现1.1题目中得到的最简与或表达式。(要有必要

的过程)(5分)

A2YA1MUX74LS151EA0D0D1D2D3D4D5D6D7

图5.2 (题5.1.3图)

第6页,共8页

2.时序逻辑电路分析与设计(15分);

QQ1&11J01J1JQ2

C1C1C111K1K&1K

CPFF0FF1FF2图5.3 (题5.2图)

2.1 根据图5.3电路写出时钟方程、驱动方程、状态方程;(6分)

2.2 写出电路的状态转换表;(3分) 现 态 次 态 Q2n Q1n Q0n Q2n+1 Q1n+1 Q0n+1

第7页,共8页

2.3 画出状态转换图;(3分)

2.4 根据状态图画出时序图。(3分)

CP Q 0 Q1 Q2

图5.4 (题5.2.4图)

第8页,共8页

题答许不内线订装

因篇幅问题不能全部显示,请点此查看更多更全内容